
刘航宇
电子科学与技术(电路与系统)
西北大学电子工程系硕士研究生,2023年承担西北大学嵌入式实验助教老师负责指导学生C与Verilog程序,专利5项(2项发明型,其中一项为芯片设计),项目2项(国家级)。研究方向及兴趣:数字IC/SOC设计、通信&嵌入式系统。Master's student in the Department of Electronic Engineering at Northwestern University, responsible for guiding students in C and Verilog programs as an embedded experimental teaching assistant in 2023. Has 5 patents (2 invention types, one of which is chip design) and 2 projects (national level). Research direction and interest: Digital IC/SOC design, communication&embedded systems
- 刘航宇Hangyu Liu
- 2000.02.08
- 陕西省咸阳市Xianyang,Shaanxi
- hyliu@ee.ac.cn
- 13892924353
- eecslab
- https://ee.ac.cn
教育&社会
-
西北大学2022 - 2025
电子科学与技术(电路与系统)
研究方向及兴趣:数字IC/FPGA设计、通信&嵌入式系统|主修课程:SOC设计、VLSI设计、ASIC设计、机器学习、数值分析、移动通信、电波传导与天线、半导体器件等。2023年任西北大学嵌入式实验助教老师。
-
安徽工业大学2018 - 2022
电子信息工程
做过多个电子类、软件类项目,在校期间获得多个电子设计比赛奖项,连续3年均获得奖学金 |主修课程:电子电路、数据结构与C++、信息论与编码、计算机网络、EDA技术、数字信号处理、嵌入式系统、图像&语音信号处理、多媒体技术等
-
中国电子学会,中国人工智能学会2019|2020
会员
2019年入会,社会工作优秀,阅历丰富,充分接触电子信息领域前沿科学与技术
技能
-
专业能力2019-Present
集成电路与嵌入式等
熟悉FPGA/ASIC开发,有电赛、检测系统开发经验,硕士阶段研究FPGA&ASIC系统开发,本科主持过国家级项目“一种工业产品自动检测装置及其检测方法”(电子、图像处理技术)。在IC&FPGA领域负责设计“一种高性能图像处理加密芯片IP”与“一种高性能定点乘法器芯片IP”等数字IC设计前端开发项目
-
编程能力2019-Present
c/c++、verilog、python、tcl等
熟悉数字信号处理算法、硬件算法(速度、面积和功耗)、了解机器学习有关算法,在软件上常用c/c++、python、tcl、matlab等处理问题
-
办公&管理2018-2019
本科主持2项国家级SRTP项目
善于撰写文案、说明书等、规范易懂。管理团队经验丰富,善于组队,能充分发挥各队友之间的兴趣爱好
EDA&Software Skills
-
Synopsys|EDA Tools
-
Cadence|EDA Tools
-
Vivado/Quartus
-
Multisim/Proteus
-
AD/立创EDA
-
Keil uVision5
-
Matlab
Language Skills
-
C/C++
-
Verilog
-
TCL脚本
-
Python
Design Skills
-
数字IC设计
-
电子电路设计
-
嵌入式设计
-
通信系统设计
-
数字信号处理